Download as pdf or txt
Download as pdf or txt
You are on page 1of 9

실험 1 : RC Circuit

실험 개요 및 목적 - RC 회로에서 축전기에 걸리는 전압의 변화와 저항에 걸리는 전압의 변


화를 이해한다.

실험방법

① 회로를 위의 그림과 같이 설계한다.


② 축전기는 Mylar capacitor를 이용한다.
③ 회로의 진동수는 500Hz로 맞추고 출력을 확인한다. DC 입력으로 되어있는지 확인한다.
④ 출력전압이 37%로 떨어질 때까지의 시간을 측정한다.
⑤ 축전기의 전압이 63%로 오를 때까지의 시간을 측정하고 ④번 시간과 비교한다.

실험 2 : Differentiator

실험 개요 및 목적 : Differentiator를 통과한 출력전압이 입력전압을 t로 미분한 것과 동일한


지 확인한다.

실험방법

① RC Differentiator 장치를 위의 회로와 같이 설치한다.


② function generator와 감쇠기를 이용하여 100kHz의 Square wave를 만든다
③ 이번에는 100kHz의 Triangle wave를 만든 후 출력전압과 입력전압을 비교한다.
실험 3 : Integrator

실험 개요 및 목적 : Integrator를 통과한 출력전압이 입력전압을 t로 적분한 값과 동일한 지


확인한다.

실험방법

① 실험 2와 마찬가지로, 회로를 위와 같이 구성한다.


② 최대출력전압을 100kHz Square wave로 맞춘다.
③ 이번에는 출력전압을 100kHz Triangle wave로 맞추고 출력전압을 확인한다.

실험 4 : Low-pass Filter(LPF)

실험 개요 및 목적 : Low-pass Filter의 특성과 주파수가 걸러지는 경계점인  의 값을 측


정한다.

실험방법

① Low-pass Filter를 위의 회로와 같이 설치한다.


② Sine-wave 두 파를 만든다. 1kHz(저대역진동)와 10kHz(고대역진동) 두 파로 실험한다.
③ 실험적으로   를 측정한다. : filter가 주파수를 3dB로 감쇠시키는 주파수를 측정하여
limiting phase shift를 찾아낸다.
④ LPF가 -3dB 이상에서 6dB/octave로 감쇠시키는지 확인하고, 출력  를 10~20번 측정
한다.
⑤ f가  보다 클 경우, 같을 경우, 작을 경우의 모든 phase shift를 찾는다.
⑥ f=2  , 4  , 10  일 때 감쇠된 모습을 확인한다.

실험 5 : High-pass Filter(HPF)

실험 개요 및 목적 : High-pass Filter의 특성과 주파수가 걸러지는 경계점인  의 값을 측


정한다.

실험방법

① High-pass Filter를 위의 회로와 같이 설치하고, 나머지 실험은 실험 4와 동일하게 한다.

실험 6 : Filter Application Ⅰ: Garbage Detector

실험 개요 및 목적 : Garbage Detector의 기능과 회로도를 이해한다.

실험방법
① Garbage Detector를 위의 회로와 같이 설치한다.
② A에서는 Sine wave가, B에서는 HPF에서의 기능이 일어남을 확인한다.

실험 7 : Filter Application Ⅱ: Selecting signal from signal plus noise

실험 개요 및 목적 : 이 기구를 통하여 어떤 특정한 값만의 주파수를 골라내는 원리와 기구의


회로를 이해한다.

실험방법

① Function Generator에서 60Hz의 Sine wave를 생성한다.


② 왼쪽의 HPF에 ①에서 만든 합성신호를 보낸다.
③ 출력된 신호를 확인하여 이 장치의  를 측정한다.(여
기서, 60Hz의 주파수대역은 noise가 된다.)

④ 이번에는 왼쪽의 LPF에 ②를 통과한 신호를 보내 


를 측정한다.

실험 8 : Blocking Capacitor

실험 개요 및 목적 : 여러 전기신호 중 직류전류를 filtering하는 기구의 원리와 쓰임새 및 회


로도를 이해한다.

실험방법
① 먼저 (A)의 전기 회로도를 연결한다.
② function generator를 이용하여 전기신호를 보내고, scope에서 출력된 신호를 확인한다.
③ (B)의 전기 회로도를 연결, 신호를 확인하여 이 기구의 가장 낮은 주파수의 값을 확인한다.

실험 9 : LC Filter(5-Pole)

실험 개요 및 목적 : 실험 8에서의 기구보다 더 빠르게 반응하는 기구의 원리와 회로도를 이


해한다.

실험방법

① 실험 8과 달리, 위의 그림처럼 회로도에 두 개의 inductor를 연결한다.


② 이 회로의  를 측정하고,  의 2배, 4배, 10배가 되는 주파수를 측정한다.
③ 아래의 표를 이용하여 실험 8과 9의 측정값을 비교한다.
Frequency 0  2  4  10 
RC 1.0 0.71 0.45 0.24 0.10
5-Pole 1.0 0.71 0.031 0.001 0.00001

출처
『The Art of Electronics』, Paul Horowits, Winfield Hill, Cambridge University Press.
http://blog.naver.com/herster79?Redirect=Log&logNo=50075568348
실험 원리
1. 축전기
+ - ①왼쪽의 그림과 같이, 두 극판(도체)이 서로 다른 전하로 대전될
+ - 때, 극판 사이에는 전위차가 생겨 전하가 쌓이게 된다. 이 상황을
축전이라 부르며, 이러한 역할을 하는 도구를 축전기라 부른다.
+ -
+ -
②축전기는 축전기의 전하q, 전위차V 사이에 다음과 같은 식이 성립한다.
  
여기서, C는 축전기의 전기용량으로 극판의 모양에 따라 값이 변한다.

- 극판의 넓이를  , 두 극판 사이의 거리를 라 하면 는 다음 식을 성립한다.



   

여기서  는 유전상수로, 진공일 때 가장 작은 값을 지닌다.

2. 직류에서의 저항과 축전기의 직렬연결


 왼쪽 그림에서와 같이, 전압  에 저항 , 축전기 가 연결되어 있다고 할 때,
아래쪽으로 전류  가 흐르고 있다고 하면, 저항에 걸리는 전압은   이 된다.

 마찬가지로, 축전기에 걸리는 전압은 위의 식에 의하여    가 된다.

Kirchhoff's Second Law에 의하여
 
       가 된다.    이므로, 에 대해 표현하면
 


  
      가 된다. 양변에   를 곱하여 정리하면,
 



      가 된다. 여기서 는 상수이다.
 
 
    
따라서         가 되고,        가 되므로,
  



     가 된다. 그래프로 그리면,




※   (여기서,   (time constant)라고 정의하기도 한다.)일 때,
 
      ≈ ,     ≈ 가 된다.
 
따라서 시간이 초만 지나게 되어도 0초 때 저항에 걸린 전압의 63%가 축전기에 저장된다.

3. Differentiator, Integrator
 



 


(왼쪽의 회로가 Integrator, 오른쪽의 회로가 Differentiator이다.)


Integrator Differentiator
①회로를 통과할 경우, 전류가   을 적분 ①회로를 통과할 경우, 전류가   을 미분
한 값으로 out으로 흐르게 된다. 한 값으로 out으로 흐르게 된다.
②성립조건 :  ≪  으로,  ,   
②성립조건 :    가 성립해야 하
모두 0으로 가정할 수 있을 만큼 작아야 한  
다. 므로  ≪  이 성립해야 한다.
       
③     ≈  이 되므로, ③        ≈  이 므 로 ,
     
 

   
  
가 된다.       가 된다.

여기서 성립조건은 이 회로가 Differentiator, Integrator로 작동되기 위한 조건을 가리킨다.

4. 축전기의 Impedance(축전기가 저항의 역할을 하게 될 경우 : Reactance라고도 부른다.)




①축전기는 DC회로에서는 전류를 흘려주지 못한다. 따라서 축전기의 Impedance는 오직 AC


회로에서만 측정이 가능하다.
②축전기의 Impedance는 AC전원의 주파수에 따라 달라지는데, 주파수가 높을수록
Impedance의 값은 떨어진다.
 
③회로의 Impedance(  )는      가 된다. (   
 )
 

5. Low-pass Filter(LPF), High-pass Filter(HPF)



 
 

 

왼쪽이 Low-pass Filter, 오른쪽이 High-pass Filter


Low-pass Filter High-pass Filter
① 에 비해  가 매우 클 때, filter로서의 ① 에 비해  가 매우 작을 때, filter로서
역할을 한다. 의 역할을 한다.
 
②     으로,  가 커지 ②     으로,  가 작

   
   
게 되면  이 작아져 측정이 잘 안 된다. 아지게 되면  이 작아지게 된다.
   
③  의 값이 0.707   가 되는 때의 ③  의 값이 0.707   가 되는 때의
       
 
 의 값은    가 된다.  의 값은    가 된다.
 
즉,  의 값은 Low-pass이건 High-pass이건 같은 값을 가리킨다.

 

 

 

1 1

0.707 0.707

   
     
 
6. Phase Shift, Diagrams

-45°

-90°
① 과 는 서로 90°의 위상차를 보이므로 과  를 그냥 합성할 수는 없다. Vector를 이
용하여 그 회로의 Impedance를 측정해야한다.
②저항의 위상이 0° 주변인 곳은  ≫  인 곳으로,  는 무시할 만큼 작다고 할 수 있다.

③저항의 위상이 -45°가 되는 곳은    가 되는 곳으로, Impedance의 크기는 


가 된
다.
④저항의 위상이 -90° 주변인 곳은  ≪  로, 은 무시할 만큼 작다.

You might also like