Download as pdf
Download as pdf
You are on page 1of 2
IZACION D DE LOS [Ee tee tee se me tate Ia er te alex OS980 Neos MAaaa NaeGaa-eccee-nmm al? oo rinfaies ‘ ae ese GES EUOPAST (3-0-8. 8-8-8-3-0-8 FIG. 4.107 Verficacisn de los resultados del ejemplo 44 com Multisim. ‘Aun cuando la etiqueta puede dec BE = $0 ¢l transistor seguir teniendo los parimetrospeees- tablecidos guardados en la memoria. Para eambiar los parémeiros, el primer paso es hacer ele en l dispositive para establecer sus limites. Luego seleccione Fait, segudo por Properties, para des- plegar el cuadro de dislogo BJT_NPN. Si ya no esta presente, seleccione Value y luego Fait ‘Model. El resultado seri el cuadro de dislogo Fait Model en el cual puede ajustarbetae/,a50y 1 nA, rspectivamente. Lucgo seleccione Change Part Model para obiener otra vez el cuadro de idlogo BJT_NPN y selecione OK. El simbolo de tansistor en la pantalla ahora tendré un ase isco para indicar que se modificaron los pardmetros preestablecidos. Haga un clic més para que esaparezcan los cuatro marcadores y el transistor se ajusta con sus nuevas parimetros El emperimero en la red se ajustaseleccionando la opcign Indicadar (la décimatecla hacia abajo en la primera barra de herramientas vertical) para cbtener el cuado de dilogo Select a Component. Bajo Family seleccione AMMETER, y bajo Component seleccionc AMME- ‘TER H. Haga clic en OK y aparecerd en la pantalla con etguetas adicionales. Puedes eliminat las eiqueias mediante Ia secvencia Kait-Properties-Display, Si se quitan fos las marcas, haga ‘un elie mas en OK para que aparezra el amperimetco que se muestra en la figura 4.107. Paea las voluimetros, seleecione la opcién VOLTMETER V. Por limo, lared se debe simular con uno de los métodos descritos en el capitulo 2 En este ejemplo, el onmutador se puso en a posicién 1 y luego se regres6 a la posicién O una vez que se esabilizaton los valores Indicator. Los niveles de cortiente relativamente bajos fueron en parte responsables de bajo nivel de este voltaje [Los relativamente pocos comentaris requeridos aquf para analizarredes de transistores son una clara indicacién de que el andlisis se puede ampliar draméticamente sin tener que aprender ‘un nuevo conjunto de regla: na muy bien recibida caraceristica de la mayoria de paquetes de software de tecnologf PROBLEMAS e ‘Nota: Los asteriscos indican los problemas mis dificiles. 435 Confguracién de polartzaci fa 1. Pita laconfguracién de plarizacidn fia ela Sigua 4.108, determine: & Moy b ave © PROB FIG, 4.10 Problemas 1 411.52 56.058, 2 Dada informacion que aparece en la figura 4.108, determine ale B Re ek a Veo 5. Dada la informacion que aparece en la figura 4.110, determine: a le B Vee. 6 8 ak Jie fre sre ty % + (AG te row & uesnve Dea Tian fierama FIG. 4.109 FIG. 4.110 Problema 2 Problema 3 4 neve a coment de satura (para la eonfguracén de poaizacién Sj dela igure 4108, "5, Dadas as cratriicas del ansstoe BIT dea gua 4.11: a Thacunarecta de cagacs a caratesicasdeterminadas por = 21. y Re = 3D pareuna configuracin de polarzaci i ', Seleccione un puto de operacion aa mitad ete corte yl stuacién. Determine el valor de ‘Ry para esablecre panto de opersin resuante. Gules som los valores esultanes de lg y Ver? {Cull es valor de B en l punto de opracidn?® {Cuil sl valor dea defini por el pono éeopeacén? {Guat la coated strain (I,,) para el seo? ‘Trace la conSguracién de polrzacién fia reslane Cuil sa pena de ed esipada por el ispostivo eno pnt de operain? {Cul ela potenia sunita por Vec? 4, Determine la poten dsipad por ios elementos ressivostomando la diferencia ent los esl adios de las paces €

You might also like