Lab 1 Laboratory Manual Digital Systems: Đại Học Quốc Gia Thành Phố Hồ Chí Minh Trường Đại Học Bách Khoa

You might also like

Download as docx, pdf, or txt
Download as docx, pdf, or txt
You are on page 1of 12

ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH

TRƯỜNG ĐẠI HỌC BÁCH KHOA




LAB 1
Laboratory Manual
Digital Systems

LỚP L23 --- NHÓM --- HK 221


NGÀY NỘP 05/11/2022
Giảng viên hướng dẫn: Phan Đình Thế Duy
Sinh viên thực hiện Mã số sinh viên
Đàm Đức Huy 2211157
Nguyễn Phước Trọng 2213674

Thành phố Hồ Chí Minh – 2022


BÁO CÁO

1. Bài 1
1.1. Mô tả mạch
- Giới thiệu mạch: Thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa
bằng các IC tự chọn
- Công thức của mạch
Z = (A and B) or C
1.2. Bảng trị thực

A B C Z
0 0 0 0
0 0 1 1
0 1 0 0
0 1 1 1
1 0 0 0
1 0 1 1
1 1 0 1
1 1 1 1
1.3. Netlist logic gate
- Mô tả sơ lược về netlist:

1.4. Netlists thực nghiệm

1
- Bảng các linh kiện, thiết bị sử dụng.
STT Tên linh kiện Chức năng
1 1x IC 7408 Cổng And
2 1xIC 7432 Cổng Or
3 1x Đèn LED Hiển thị Output Z
4 Dây dẫn
- Hình chụp Netlists:

1.5. Kết quả mô phỏng


VD: Kết quả mô phỏng trùng với Bảng trị thực đã xây dựng

 Mạch được xây dựng và thiết kế đúng với yêu cầu.


2. Bài 2

Câu a

2.1 Mô tả mạch

- Giới thiệu mạch: Thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa
bằng các IC 7404s, 7408s, 7432s.
- Công thức của mạch
X = AB + C

2
2.2 Netlist logic gate
- Mô tả sơ lược về netlist: X = A AND B OR C

2.3 Netlists thực nghiệm


- Bảng các linh kiện, thiết bị sử dụng.
STT Tên linh kiện Chức năng
1 1x IC 7408 Cổng And
2 1x IC 7404 Cổng Not
3 1xIC 7432 Cổng OR
4 1x Đèn LED Hiển thị Output X
5 Dây dẫn
- Hình chụp Netlists:

3
2.4 Kết quả mô phỏng

Kết quả mô phỏng trùng với Bảng trị thực đã xây dựng

 Mạch được xây dựng và thiết kế đúng với yêu cầu.

Câu b

2.1 Mô tả mạch

- Giới thiệu mạch: Thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa
bằng các IC 7404s, 7408s, 7432s.
- Công thức của mạch
Y = (A + B)C

4
2.2 Netlist logic gate

- Mô tả sơ lược về netlist: Y = (A OR B) AND C

2.3 Netlists thực nghiệm


- Bảng các linh kiện, thiết bị sử dụng.
STT Tên linh kiện Chức năng
1 1x IC 7408 Cổng And
2 1x IC 7404 Cổng Not
3 1xIC 7432 Cổng OR
4 1x Đèn LED Hiển thị Output Y
5 Dây dẫn
- Hình chụp Netlists:

5
2.4 Kết quả mô phỏng

Kết quả mô phỏng trùng với Bảng trị thực đã xây dựng

 Mạch được xây dựng và thiết kế đúng với yêu cầu.

3. Bài 3
Câu a
3.1. Mô tả mạch
- Giới thiệu mạch: Thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa
bằng các IC 7404s, 7408s, 7432s.

6
- Chức năng của mạch (không bắt buộc): Nếu đầu vào N và MP khác nhau thì sẽ
cho ra mức logic 1.
- Công thức của mạch
Z = (M+N) ( M +P) ( N + P)
= (M M + MP + N M + NP) ( N + P)
=( 0 + MP + N M + NP) ( N + P)
= N MP + N N M + N NP + P MP + PN M + PNP
= N MP + 0 + 0 + 0 + NM P + 0
= N MP + N M P

3.2. Netlist logic gate


- Mô tả sơ lược về netlist:

7
3.3. Netlists thực nghiệm
- Bảng các linh kiện, thiết bị sử dụng.
STT Tên linh kiện Chức năng
1 3x IC 7408 Cổng And
2 1xIC 7404 Cổng Not
3 1xIC 7432 Cổng Or
4 1x Đèn LED Hiển thị Output Z
5 Dây dẫn
- Hình chụp Netlists:

3.4. Kết quả mô phỏng

Kết quả mô phỏng trùng với Bảng trị thực đã xây dựng

 Mạch được xây dựng và thiết kế đúng với yêu cầu.

8
Câu b
3.1 Mô tả mạch
- Giới thiệu mạch: Thiết kế, mô phỏng và thực hiện mạch điện đơn giản hóa
bằng các IC 7404s, 7408s, 7432s.
- Công thức của mạch
W = A (A+B) + (B+AA)(A+ B)
= A A + A B+(B+ A) ¿ B)
=0 + A B+¿AB + B B + AA + A B)
= A B+¿AB + 0 + A + A B
= A + A B + AB + A B
=A+B +A
=A + B

3.2 Netlist logic gate

- Mô tả sơ lược về netlist:

9
3.3 Netlists thực nghiệm
- Bảng các linh kiện, thiết bị sử dụng.
STT Tên linh kiện Chức năng
1 1xIC 7432 Cổng Or
2 1x Đèn LED Hiển thị Output W
3 Dây dẫn
- Hình chụp Netlists:

10
3.4 Kết quả mô phỏng

Kết quả mô phỏng trùng với Bảng trị thực đã xây dựng

 Mạch được xây dựng và thiết kế đúng với yêu cầu.

11

You might also like