Download as docx, pdf, or txt
Download as docx, pdf, or txt
You are on page 1of 4

МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ

ВІДОКРЕМЛЕНИЙ СТРУКТУРНИЙ ПІДРОЗДІЛ


НАДВІРНЯНСЬКИЙ ФАХОВИЙ КОЛЕДЖ
НАЦІОНАЛЬНОГО ТРАНСПОРТНОГО УНІВЕРСИТЕТУ

ЗВІТ
З ЛАБОРАТОРНОЇ РОБОТИ №2:
З дисципліни «Комп'ютерна схемотехніка та архітектура комп'ютерів»
На тему: Побудова логічних схем на основі заданих функцій алгебри
логіки з використанням засобів інтегрованого середовища Active-HDL SE.

Виконав:
Студент групи ІТ-31
Дудин А.В.
Перевірив:
Грига Л.П.

НАДВІРНА
2023
Варіант 1
Тема: Побудова логічних схем на основі заданих функцій алгебри
логіки з використанням засобів інтегрованого середовища Active-HDL SE.
Мета: навчитися будувати комбінаційні схеми на основі заданих
функцій алгебри логіки та генерувати їх VHDL-код і моделювати їх роботу
засобами інтегрованого середовища Active-HDL SE.
1. Побудована комбінаційна схема:

2. VHDL-код комбінаційної схеми:


-------------------------------------------------------------------------------
--
-- Title :
-- Design : lab2
-- Author :
-- Company :
--
-------------------------------------------------------------------------------
--
-- File : c:\my_designs\lab2\compile\lab2_cs.vhd
-- Generated : Sun Nov 5 17:36:50 2023
-- From : C:\my_designs\lab2\src\lab2_cs.bde
-- By : Bde2Vhdl ver. 2.6
--
-------------------------------------------------------------------------------
--
-- Description :
--
-------------------------------------------------------------------------------
-- Design unit header --
library IEEE;
use IEEE.std_logic_1164.all;

entity lab2_cs is
port(
a : in STD_LOGIC;
b : in STD_LOGIC;
c : in STD_LOGIC;
d : in STD_LOGIC;
e : in STD_LOGIC;
g : in STD_LOGIC;
f : out STD_LOGIC
);
end lab2_cs;

architecture lab2_cs of lab2_cs is

---- Signal declarations used on the diagram ----

signal sign1 : STD_LOGIC;


signal sign2 : STD_LOGIC;
signal sign3 : STD_LOGIC;
signal sign4 : STD_LOGIC;

begin

---- Component instantiations ----

sign1 <= b and a;

sign2 <= d and c;

f <= not(sign4 or sign3);

sign4 <= g or e;

sign3 <= sign2 xor sign1;


end lab2_cs;

3. Функціональна діаграма роботи комбінаційної схеми:

Висновок: Я навчився будувати комбінаційні схеми на основі заданих


функцій алгебри логіки та генерувати їх VHDL-код і моделювати їх роботу
засобами інтегрованого середовища Active-HDL SE.

You might also like