2 цикъл

You might also like

Download as docx, pdf, or txt
Download as docx, pdf, or txt
You are on page 1of 10

ЮГОЗАПАДЕН УНИВЕРСИТЕТ «НЕОФИТ РИЛСКИ»

ТЕХНИЧЕСКИ ФАКУЛТЕТ

Протокол №2....

Тема: Логически елементи


Цифрова електроника

От:
Дмитро Гайдур
ИКТ - 2 курс
Фак. № 22550221007
Изследване на ТТЛ логически елемент
В този цикъл упражненията са четири. Изпълнението на първите две
упражнения е задължително. Всяко упражнение се счита за приключено след
представянето на подходящо разработен доказателствен материал
(протокол).

За реализирането:
Реализирането на логически функции става с подходящи електронни
схеми. Те се наричат логически елементи. От тях чрез подходящо свързване,
се изграждат по сложни цифрови схеми. В днешно време логическите
елементи се произвеждат като интегрални схеми.
За направата на логически елементи се използват различни
транзистори (биполярни и униполярни). Най-масово разпространение имат
логическите елементи изградени по технологията ТТЛ (Транзисторно-
Транзисторна Логика).
Логическата функция И-НЕ (NAND) която се описва аналитично с израза
f =x 1 x 2 се произвежда по схемата на Фиг. 1. Двете логически променливи и в
случая са напрежения, които се подават към двата емитера на транзистора
Т1 спрямо маса.
В зависимост от комбинацията и стойностите на тези две напрежения,
транзисторът Т1 се отпушва (насища) или запушва. Когато Т1 е отпушен
(наситен), транзистора Т2 се запушва, запушва се и Т4. В същото време
транзисторът Т3 се отпушва и свързва изхода на схемата към положителния
полюс на захранването (през малкия резистор R4 и диода D1). В изхода има
високо напрежение (близко до 5 волта), отговарящо на логическа единица
при позитивна потенциална логика.
Ако Т1 е запушен (или в активен режим), Т2 се отпушва, а Т3 се
запушва. Транзисторът Т4 също се отпушва и свързва изхода на схемата към
маса (нула волта), което отговаря на логическа нула.
Първият транзистор с двата си емитера реализира функцията И за
двете входни напрежения, а останалите (Т2, Т3 и Т4) образуват инвертор
(функция НЕ). Инверторът се нарича сложен, защото е съставен от три
транзистора (за прост инвертор е достатъчен само един). Двата крайни
транзистора Т3 и Т4 работят противотактно благодарение на транзистора Т2.

Цели:
Целта на този цикъл от упражнения е да придобиете представа за
начина на работа на конкретен логически елемент:
 За целта се изследва потенциалните на електродите на транзисторите
и се правят изводи;
 Изследва се предавателната характеристика, която дава графична
връзка на зависимостта на изходното напрежение от входното. Полезна
е при проектиране на импулсни схеми и в други случай;
 Изследва се входната характеристика. Полезна е за изясняване на
процесите при включването на входовете на логически елемент към
резистори, кондензатори, транзистори и други електронни елементи;
 Определят се минималните и максималните стойности на
напреженията отговарящи на логическа нула и единица за входовете и
изхода на схемата. Полезно е за определяне на статичната
шумоустойчивост.
Задачи за изпълнение:

Първо упражнение
Изследване на напрежителните потенциали на логически елемент.
Определянето на напрежителните потенциали се извършва при две
различни входни напрежения – логическа нула (0 волта) и логическа единица
(5 волта). Резултатите дават възможност за определяне режима на работа на
всеки транзистор. Припомнете си, че за да е отпушен един p-n преход е
необходимо p областта (в случая базата) да е с (600-700) mV по-положителна
от n областите (емитера или колектора). Ако двата p-n прехода (емитерен и
колекторен) са отпушени, то транзистора е в режим на насищане (отпушен),
ако двата прехода са запушени, транзистора е в режим на отсечка (запушен).
И в двата случая става дума за ключов режим на работа. Ако единия преход е
запушен, а другия отпушен, режимът е усилвателен.
Задача за изпълнение: Определете режима на работа на всеки от
транзисторите в схемата, при различно входно напрежение.
Опитна постановка: Използвайте прикаченият файл nand_1.ckt. За
целта го съхранете на място в което имате права за запис (например
Download).
Методически указания:
Стартирайте Circuit Maker и от File – Open, заредете NAND_1.cir, след
което стартирайте симулацията с натиснат бутон Run/Stop, F10 или меню
Simulation Run. За всеки от транзисторите определете потенциала на
електродите и ги нанесете във втория ред на таблиците. За всеки от
транзисторите изчислете напреженията между електродите, например:
Ube2=1.6-0.8=0.8V и запишете резултата в четвъртия ред на приложените
таблици. За всеки от преходите определете дали е запушен или отпушен и
напишете в петия ред на таблицата. В шестия ред напишете какво е
състоянието на транзистора според вас – запушен (отсечка), отпушен
(насищане). Превключете ключа S1, като кликнете с показалеца на мишката
върху него. Програмата ще попита дали искате да направи нова симулация –
Yes. Отново определете потенциалите и напреженията и състоянията на
преходите и транзисторите.
Uin=0V (логическа нула) Uin=5V (логическа еденица)

T1 Ue Ub Uc T1 Ue Ub Uc
V
T1 0.66
Ue
0.85 05
Ub 0.85
Uc
0 V
T1 2.12
Ue
1.48 5
Ub
0.85 1.48
Uc
0.84
V Ube
5.04 4.42 Ubc
4.99 V Ube
0.85 0.41 Ubc 5
V 0.66
Ube
-4.15 -0.19
Ubc
0.85 V -2.88
Ube
0.63 0.64
Ubc
Прехо
V отпушен
0.62
запушен запушен
0.05
отпушен Прехо
V запушен
0.44
отпушен Отпушен
-4.15
отпушен
д д
Прехо отпушен запушен Прехо запушен Запушен
режим
д усилване режим
д усилване
насищение
режим усилване режим насищане
T1 Ue Ub Uc T1 Ue Ub Uc
V 0 4.41 3.79 V 0.85 0.41 5
V Ube Ubc V Ube Ubc
V -4.41 -3.79 V 0.44 -4.15
Прехо запушен запушен Прехо запушен Запушен
д д
режим насищане режим насищане
Второ упражнение
Изследване на статични характеристики на логически елемент.
Статичните характеристики показват зависимостите между напрежения
и (или) токове в дадена схема. За логическите TTL елементи приложение
намират четири статични характеристики: предавателна, входна и две
изходни. Най-често характеристиките се използват във вид на графика.
Предавателна характеристика на логически елемент
Тази характеристика показва връзката между изходното и входното
напрежение т. е. U out =f ( U ¿ ). За получаване на данни за начертаването й,
трябва да се изменя входното напрежение U_in от нула волта до
захранващото напрежение 5V и да се измерва съответното изходно
напрежение U out . Схема на опитната постановка е показана на Фиг. 1.

Тук постояннотоковия източник на напрежение U ¿ подава различно


входно напрежение на логическия елемент. Двата волтметъра показват
стойността съответно на входното и изходното напрежение.
Задача за изпълнение: Снемете данни за предавателната
характерисика на логически TTL елемент. Начертайте графиката в подходяща
координатна система.
Опитна постановка: Използвайте прикаченият файл NAND_2.cir. За
целта го съхранете на място в което имате права за запис (например
Download). Стартирайте Circuit Maker и от File – Open, заредете NAND_2.cir.
План за работа
С двойно кликване върху Uin в режим на редактиране се отваря
диалогова кутия (Фиг. 2) и в полето Label-Valuе се задава една от стойностите
от Таблица 1. След това се стартира симулацията (бутон Run/Stop, F10 или
меню Simulation Run) и се записва изходното напрежение. Спира се
симулацията, редактира се входното напрежение и отново се стартира.
Таблица 1
U ¿ mV 0 500 800 1000 1300 1350 1400 2000 4000 5000
U o ut mV 3780 3770 3440 3110 2440 2120 10 11.7 11.9 12

Трето упражнение
Изследване на статични характеристики на логически елемент.
Статичните характеристики показват зависимостите между напрежения
и (или) токове в дадена схема. За логическите TTL елементи приложение
намират четири статични характеристики: предавателна, входна и две
изходни. Най-често характеристиките се използват във вид на графика.
Входна характеристика на логически елемент
Тя показва зависимостта между входния ток I i nи входното напрежение
U i n. За стойности на входното напрежение от нула до захранващото
напрежение + 5V, се измерва съответния входен ток I i n. Схема за изследване
на входна характеристика може да видите на Фиг. 1. Единият от
измервателните уреди на входа на схемата е включен като волтметър и
измерва входното напрежение. Другият е включен като амперметър и отчита
големината на входния ток. В случая измерванията ще се направят и за
отрицателни входни напрежения, но по принцип на входовете на
логическите TTL елементи не трябва да се подават такива, защото p-n
преходът база – емитер ще се отпуши силно и ще протече голям ток, който
може да повреди входния транзистор.
Задача за изпълнение: Снемете данни за входната характеристика на
логически TTL елемент. Начертайте графиката в подходяща координатна
система и я сравнете с тази на фиг. 2.9 от [1].
Опитна постановка: Използвайте прикаченият файл NAND_3.cir. За
целта го съхранете на място в което имате права за запис (например
Downloads). Стартирайте Circuit Maker и от File – Open, заредете NAND_3.cir.
План за работа: С двойно кликване върху Vin в режим на редактиране
се отваря диалогова кутия и в полето Label-Valuе се задава първата от
стойностите от Таблица 1. След това се стартира симулацията (бутон
Run/Stop, F10 или меню Simulation Run) и се записва входния ток в Таблица 1.
Спира се симулацията, задава се следващата стойност на входното
напрежение и отново се стартира.
Uin V -2 -1 0 0.5 0.8 1 1.3 1.35 1.4 2 4 5

I i n mA -2.12 -1.8 -1.44 -1.27 -1.16 -1.09 -0.99 0 17 μA 5 7 μA 7 8 μA 88 μA

Четвърто упражнение
Изследване на логически нива на входните и изходните напрежения
Целта на това упражнение е да направите връзка между стойностите на
напреженията на входовете и изходите на логическите схемите (Uin, Uout) и
логическите нива 0 и 1.
Логически нива на входовете и изходите на TTL на логически
елементи
 При изследването на предавателната характеристика U out =f ( U ¿ ), се
вижда, че големината (нивото) на входното напрежение еднозначно
определя нивото на изходното напрежение на елемента – черната крива
(Фиг. 1).
 На тази характеристика могат да се обособят четири области: две при
които изходното напрежение не се изменя значително при промяна на
входното (първа и четвърта област). И още две, при които изходното
напрежение се изменя значително даже и при малка промяна на входното
напрежение (втора и трета област). Първите две области почти съвпадат с
жълтите правоъгълници. Тези правоъгълници очертават областите на
статична работа на логическият елемент инвертор:
 Когато входното напрежение е малко и е в диапазона на основата на
вертикалния жълт правоъгълник, то изходното напрежение е голямо и е в
диапазона на височината на същия правоъгълник. Този диапазон на входни
напрежения съответства на логическа 0. А диапазона на изходните
напрежения отговаря на логическа 1.
 Когато входното напрежение е голямо и е в диапазона на
хоризонталния жълт правоъгълник, то изходното напрежение е малко и е в
диапазона на височината на същия правоъгълник. Този диапазон на входни
напрежения съответства на логическа 1. Диапазона на изходните
напрежения отговаря на логическа 0.
Задачи за изпълнение:
 Минималното U ¿0min и максималното U ¿0max напрежение на входа на TTL
логически елемент отговарящо на логическа нула;
 Минималното U ¿1min и максималното U ¿1m ax напрежение на входа на
TTL логически елемент отговарящо на логическа единица;
 Минималното U o ut 0min и максималното U ou t 0ma x напрежение изхода на
TTL логически елемент отговарящо на логическа нула;
 Минималното U o ut 1minи максималното U o ut 1ma x напрежение изхода на
TTL логически елемент отговарящо на логическа единица.
Входно Uin 0
U ¿min
0
U ¿max
1
U ¿min
1
U ¿m ax

0 0.80 2 5
Изходно Uout 0
U o ut min
0
U ou t ma x
1
U o ut min
1
o ut ma x

0 0.40 2.40 5

You might also like