Download as docx, pdf, or txt
Download as docx, pdf, or txt
You are on page 1of 1

ĐỀ KIỂM TRA GIỮA KỲ Chữ ký giảng viên phụ

ĐẠI HỌC BÁCH KHOA HN Mẫu


MÔN : THIẾT KẾ HỆ THỐNG SỐ - 01-ĐT- Điện trách HP
VIỆN ĐIỆN ĐỀ SỐ: 2
THỜI GIAN LÀM BÀI: 90 PHÚT

Câu 1.( 2 đ ) Hãy chỉ dùng phần tử NOR có số đầu vào thích hợp để tổng hợp mạch giải
mã địa chỉ để tạo tín hiệu CS0 và CS1 cho 2 chip nhớ ROM có dung lượng cho ở hình 1,
mỗi chíp nhớ có dung lượng 4 k bytes. Sao cho 2 chíp nhớ này chiếm miền địa chỉ từ 5000
h đến 6FFF h trong không gian địa chỉ 64 k bytes của Bộ Vi điều khiển 8051.
Câu 2.( 2 đ) Hãy dùng bộ đếm nhị phân CD 4520 cho ở hình 2 và các mạch logic khác để
tạo thành mạch chia tần số f/12 .
Câu 3. ( 3 đ ) Hãy dùng các mạch giải mã địa chỉ loại 74138 cho ở hình 3 và các phần tử
logic khác nếu cần để tổng hợp mạch logic tổ hợp có 5 đầu vào nhị phân A,B,C,D,E ( trong
đó A là LSB còn E là MSB), có hàm đầu ra là Q = Σ ( 1, 4, 7, 16, 23, 29 )
Câu 4. ( 3 đ ) Hãy vẽ dạng tín hiệu tại các đầu ra Q0, Q1, Q2 của các flip flop cho ở hình
4 trong 6 nhịp xung CLOCK . Cho biết gía trị ban đầu của các đầu ra khi chưa có xung
CLOCK là Q0 = 0, Q1 = 0, Q2 = 1 .

Ghi chú: SV không được sử dụng tài liệu tham khảo.

You might also like