Download as pdf or txt
Download as pdf or txt
You are on page 1of 7

연산 증폭기 Op Amp

202011162 이웅기

유재석 교수님
1. 실험목적
우선, 반전 및 비반전 증폭기에 대한 실험을 수행한다. 회로들을 연산 증폭기를 사용하여
반전 및 비반전으로 변환함으로써 회로 구성을 학습하고, 출력 전압과 입력 전압 사이의 위상 관
계를 확인할 수 있다. 또한 전압 증폭도를 측정하여 회로에 대한 이해를 증진시키는 것에 도움이
될 수 있다. 다음으로, 전압 팔로어에 대한 실험을 진행하는데, Voltage Follower를 활용하여 전압
증폭도를 측정하고, 전압 팔로어의 작동 원리를 이해하는 것을 목적으로 실험을 진행한다. 마지막
으로, 미분기와 적분기에 관한 실험을 수행합니다. 이 세 가지 실험은 모두 오실로스코프를 사용
하며, 또 다른 소프트 프런트패널 및 계측기인 Function Generator과 Variable Power Supply의 작
동 원리를 파악할 수 있다. 또한, 반전 및 비반전 증폭기, 전압 팔로어, 미분기, 적분기는 모두 연
산 증폭기의 한 종류이므로 회로 계측에 대한 이해를 증진시킬 수 있다.

1) 배경이론
i) 이론적 배경

<연산 증폭기 (Operational amplifier)>

연산증폭기는 모든 증폭기의 기본소자를 포함하고 있으며, 이들 기본소자의 동작형태는


주로 외부회로 결선방식에 따라 결정된다. 연산증폭기는 입력 측과 출력 측의 초기 퍼텐셜 이 0
인 직류증폭기로서, 입력 측의 저항은 크고, 출력 측의 저항은 작다. 따라서 높은 전압 증폭도를
얻을 수 있다. 이상적인 연산 증폭기의 조건은 다음과 같다.
먼저, 높은 입력 저항이 있어야 한다. 연산 증폭기의 입력 부분과 연결된 외부 회로로부터 공급되
는 전압은 입력 저항이 클수록 그 저항에 많이 인가되므로 입력 저항은 적어도 11MΩ 이상이 되
어야 한다. 다음으로, 낮은 출력 저항이 있어야 한다. 연산 증폭기의 출력 전압은 출력 저항이 부
하 저항에 비해 작을수록 회로로 잘 전달되므로 출력 저항은 낮은 값이 적합하다. 또한, 높은 전
압 이득이 요구된다.
<Virtual Ground>
회로에서 op-amp의 비반전 단자를 접지시키고 반전 단자에 부귀환을 걸게 되면, 연산 증폭기의
입력 단자 사이의 전압이 0에 가까워 단락된 것 같이 보이지만, 실제로는 전류가 0인 imagery
short로 인해 반전 단자가 접지된 것처럼 보이는 현상이다.ㅇ

2. 실험내용
(1) 반전 및 비반전 증폭기
먼저, 직류 회로를 구 이전과 같이 직류 회로를
성하고 가변 전원 공급 구성하고, 가변 전원 공
장치와 오실로스코프를 급 장치와 오실로스코프
사용하여 증폭률을 관 를 활용하여 증폭률을 관
찰한다. 이후에는 회로 찰한다. 그 뒤, 교류로 바
를 교류로 변환한 다음 꿔 회로를 다시 구성한
측정값을 확인한다. 뒤, 측정값을 확인한다.

첫째로, 직류 회로를
구성하고 가변 전원 공
(2) 전압 팔로어

다음 그림과 같이 Op amp 전압 팔로
어 회로를 구성하고 함수 발생기와
오실로스코프를 활용하여 전압의 파
형을 관찰한다. 오실로스코프에서 전
압의 입,출력에 해당하는 채널의 y축
을 조절하여 파형을 자세히 관찰한다.

(3) 적분기 및 미분기


<적분기>

다음 그림과 같이 브레드보드에 Function


Generator와 가변저항을 이용하여 op amp 적분
기 회로를 구성한다. 이때 반전 입력으로 0에서
5V까지 가변한다. 입/출력에 대한 파형을 관찰
한다. 저항 값을 조절하면서 오실로스코프에 나
타나는 그래프의 파형을 관찰한다

<미분기>

위의 적분기와 동일하게 브레드보드에 회로를


구성하는데, 이번에는 op amp 적분기 회로를
구성한다. 동일하게 반전 입력으로 0에서 5V까
지 가변하여 입력한다. 마찬가지로 저항 값을
조절하며 오실로스코프에 나타나는 그래프의 파
형을 관찰한다.
3. 실험결과
(1) 반전 및 비반전 증폭기

<회로> <직류> <교류>










1. 반전증폭기

<직류에서 입력전압에 따른 출력 전압>

구분 0.3V 0.6V 0.9V 1.2V 1.5V 1.8V


출력전압 2.9V 5.9V 8.8V 11.8V 14.8V 14.8V

<교류에서 입력전압에 따른 출력 전압의 비(증폭률)>

구분 0.3V 0.6V 0.9V 1.2V 1.5V 1.8V


증폭률 755% 820% 912% 930% 954% 820%

: 위의 표의 내용에서 확인할 수 있듯이 반전 입력단자에 들어간 입력 전압에 대하여 약


10배 정도 전압이 증폭되어 출력전압으로 나오는 것을 알 수 있다. 따라서 입력전압이
커질수록 입력전압의 파형과 출력전압의 파형의 절대적인 크기 차이는 커지고, 반전증폭
기이기 때문에 파형의 모습은 뒤집혀져 있다.
단, 입력전압이 1.5V이상이 되는 경우 출력전압은 더 이상 증가하지 않는 것을 확인할
수 있다.

2. 비반전증폭기

<직류에서 입력전압에 따른 출력 전압>

구분 0.3V 0.6V 0.9V 1.2V 1.5V 1.8V


출력전압 3.75V 6.51V 9.8V 13.1V 14.7V 14.7V

<교류에서 입력전압에 따른 출력 전압의 비(증폭률)>

구분 0.3V 0.6V 0.9V 1.2V 1.5V 1.8V


증폭률 1166% 1116% 1166% 1166% 1153% 1138%

- 반전증폭기와 동일하게 표에서 출력전압이 비반전 입력단자의 전압에 약 10정도로의


비례관계를 가지는 것을 알 수 있다. 비반전증폭기이므로 파형의 경우 절대적인 크기는
출력 전압이 크고, 서로 같은 방향으로 나타나는 것을 확인할 수 있다.

3. 전압 팔로어

- 위의 그림에서 알 수 있듯이 입력 전압이 들어간 그대로 출력 전압의 값이 나온다.


즉 전압 팔로어의 입출력 관계식은 다음과 같다.
𝑉𝑜𝑢𝑡 = 𝑉𝑖𝑛 입력전압이 증폭되지 않고, 출력 전압 그대로 나오기 때문에 해당 입력 신호
를 그대로 전달하는 경우에 사용될 수 있다. 또한 비슷한 용도로, 입력 전압을 유지한 상
태로 다른 장치에 전압을 공급하는 경우에 사용할 수 있다. 또한 전압을 손실하지 않고
공급한다는 점에서 특정 전압을 공급하고 싶을 때 활용 가능하다.
4. 적분기 및 미분기

: 다음 표에서 회로와 입/출력신호의 파형, 그리고 해당 파형을 가질 때의 저항


값을 확인할 수 있다.

<회로> <파형> <저항값>

1) 적분기의 출력 전압식 유도는 다음과 같이 진행한다.

또한 입력신호가 사각파가 들어오는 경우 출력 신호의 위의 그림과 같이 삼각파 형태로 출력되는


것을 확인할 수 있다. 출력 전압식은 입력전압을 적분한 것에 부호를 바꾼 것으로 정의되는데, 위
사진에서도 양의 넓이를 가지면 출력신호는 음의 기울기를 가지고, 음의 넓이를 가지면 출력 신
호는 양의 기울기를 가지는 것을 볼 수 있다.

2)미분기의 출력 전압식은 다음과 같이 유도된다.


적분기와 달리 입력신호로 삼각파가 들어오는 경우 출력은 사각파가 나가는 것을 확인할 수 있다.
출력신호는 위의 식처럼 입력신호의 기울기를 부호를 바꾼 것으로 정의되기에 음의 기울기일 때
는 출력신호는 양의 값으로 일정, 양의 기울기일 때 출력 신호는 음의 값으로 일정한 것을 볼 수
있다.

또한 적분기와 미분기 둘 다 특정 파형일 때의 저항 값을 파악할 수 있고, 측정한 두 저항 값의

합이 약 10kΩ에 달하는 것을 확인할 수 있다.

4. 고찰

오실로스코프 화면에서 관측한 바에 따르면, 적분기는 사각파가 올라갈 때, 삼각파의 기울기는 (-)
이고, 미분기는 그 반대의 양상으로 나타난다는 것을 확인할 수 있다. 미분기와 적분기 각각에 대
하여, Vp_p 값과 파형을 보았을 때, 적분기에서 출력 신호의 기울기와 미분기에서 출력 신호의 크
기가 예상 값과 근사하게 측정되었다는 것을 확인할 수 있다. 또한

5. 참고문헌

이기준 (2015). 물리 / 전자회로와 계측법 실험서. DGIST PRESS

You might also like