Download as pptx, pdf, or txt
Download as pptx, pdf, or txt
You are on page 1of 17

D и T тригери

Яна Иванова Иванова 11е клас №26


Съдържание
1. D тригер - устройство, видове, действие
2. T тригер – устройство, видове, действие
D тригер
Устройство, видове, действие.
Устройство
• Представлява елементарна клетка
памет. Притежава един Логически символ на RS тригер
информационен вход, означен с D.
Логическото ниво на този вход се
установява на изхода след
постъпване на съответен тактов
импулс. Информацията на изхода се
получава с един такт закъснение. На
основа на D тригера се реализират
основните регистърни схеми. Може
да бъде получен на основата както на
JK, така и на RS тригер. При D тригера
състоянието на изхода съвпада със
стойността на D.
Видове
1. Types of D Flip Flop 74HC74 Dual D Type Flip-flop
with Set and Reset from ON Semiconductors.
2. 74LS75 Quad D Type Data Latches from Texas
Instruments.
3. 74HC174 Hex D Type Flip-flop with Reset from NXP.
4. 74HC175 Quad D Type Flip-flop with Reset from
NXP.
5. 74HC273 Octal D Type Flip-flop with Reset from
Texas Instruments.
6. 74HC373 Octal Transparent D Type Data Latches
with 3-State Outputs from Texas Instruments.
7. 74HC374A Octal 3-State Non-Inverting D Type Flip-
flop from ON Semiconductors.
Действие

Докато входът на часовника е нисък, промените на входа D


нямат разлика за изходите. Таблицата на истинността на фиг.
5.3.1 показва това като състояние на „не ме интересува“ (X).
Основният тригер тип D, показан на фиг. 5.3.1, се нарича
тригер тип D със задействане на ниво, тъй като дали D входът
е активен или не зависи от логическото ниво на тактовия вход.
При условие, че CK входът е висок (при логическа 1), тогава
кое логическо състояние е в D, ще се появи на изхода Q и (за
разлика от SR тригерите) Q винаги е обратното на Q).
Таблица на истинност и време диаграма
Времедиаграма
Т тригер
Устройство, видове, действие.
Устройство
• T тригерът е синхронен. Има два
входа: T и тактов C. Когато на Логически символ на RS тригер
входа Т се подаде логическа „1“,
всеки тактов импулс превключва
тригера в противоположно
състояние. Така входът Т се
разглежда като разрешаващ вход.
T тригера е делител на тактовата
честота на две. Използва се за
реализация на броячни схеми.
Реализира се по-лесно от
останалите типове тригери. Може
да бъде получен както от RS, така
и от JK тригер.
Таблица на истинност и време диаграма
T тригер е единичен входен тригер. Заедно с този вход трябва да
подадем тактов сигнал на T тригера. T тригерът работи само когато
тактовият сигнал е висок.Когато T сигналът е настроен на ниско ниво
(0), това няма да повлияе на текущото състояние на изхода и
реакцията няма да се промени.Когато T сигналът е настроен на високо
(1), ако текущото състояние на изхода също е високо (1), той се
преобразува в нисък (0); ако текущото състояние на изхода е ниско (0),
той го преобразува във високо (1). Това означава, че ще превключи
изходния сигнал.
Действие

D тригерът проследява входа, като прави преходи със съвпадение с


тези на входа D. D означава "данни"; този тригер съхранява стойността,
която е на линията за данни. Може да се разглежда като основна клетка
на паметта. D тригер може да бъде направен от комплект/нулиране на
тригер чрез свързване на комплекта към нулирането чрез инвертор.
Таблица на истинност и време диаграма

Таблицата отдясно показва таблицата на истинността на T тригера. В тази


таблица на истината сме приели, че тактовият сигнал е настроен на високо за
всички операции. Qn представлява настоящото състояние, а Qn + 1 представлява
следващото състояние на изхода.
Таблица на истинност и време диаграма
Както знаем, T тригерът превключва
текущото състояние на входа. Когато T
тригерът е активиран (1), ако текущото
състояние е високо (1), изходът ще бъде
нисък (1) и обратно.Да приемем, че
първоначалното условие (в момент T0) за
настоящото състояние (Qn) е ниско, а за
следващото състояние (Qn+1) е високо. В
момент T1 превключвателят (T) се променя
от ниско към високо. И така, T тригерът е
активиран. При това условие Qn и Qn+1 ще се
променят. Следователно Qn ще бъде високо,
а Qn+1 – ниско. 2.
Таблица на истинност и време диаграма

В момент T2 превключвателят (T) се променя от


високо към ниско. И изходът остава непроменен
или задържа.В момент T3 превключвателят (T) се
променя от ниско към високо. В това състояние
устройството променя състоянието си. И така, Qn
отива високо от ниско и Qn+1 отива ниско от
високо.В момент T4 превключвателят (T) се
променя от високо към ниско. Изходът остава
непроменен до момента T5.От времевата
диаграма можем да видим, че превключвателят
(T) завърши два цикъла между времето T1 до T5.
По време на същия период от време Qn и Qn+1
завършиха само един цикъл. Следователно T
тригерът също се използва за разделяне на входа
на
Видове
1. С биполярните транзистори
2. MOS технология
3. CMOS технология
4. Асинхронно
5. Синхронно
Благодаря за
вниманието!!!
Представил: Яна Иванова 11 е клас
номер 26

You might also like