- DocumentFPGA_SR_accelerator_FSRCNN_Deconvolutionuploaded by김동주
- DocumentSatoh2001_Chapter_ACompactRijndaelHardwareArchituploaded by김동주
- DocumentMorioka-Satoh2003_Chapter_AnOptimizedS-BoxCircuitArchiteuploaded by김동주
- DocumentDesign of Advanced Multiplicative Inverse Operation Circuit for AES Encryptionuploaded by김동주
- DocumentModular Exponentiation by m-Numeral Systemuploaded by김동주
- Document개선된 S-Box 기반 AES 암호 프로세서 설계uploaded by김동주
- DocumentSUB157380uploaded by김동주
- Document합성체를이용한유한체의역원계산알고리즘구현uploaded by김동주
- Document경량화 시스템에 적합한 유한체 GF(2m)에서의 고속 역원기uploaded by김동주
- Document합성체를 이용한 유한체의 역원 계산 알고리즘 구현uploaded by김동주